intel FPGA Cysylltiad Plwg Lawrlwytho Cable II

Sefydlu Cebl Lawrlwytho Intel® FPGA II
Sylw: Mae enw'r cebl lawrlwytho wedi newid i Intel® FPGA Download Cable II . Rhai file gall enwau gyfeirio at USB-Blaster II o hyd.
Sylw: Oni nodir yn wahanol, bydd unrhyw ddefnydd o'r termau 'cebl' neu 'gebl lawrlwytho' yn cyfeirio'n benodol at Gebl Lawrlwytho Intel FPGA II.
Mae Intel FPGA Download Cable II yn rhyngwynebu porthladd USB ar gyfrifiadur gwesteiwr i FPGA Intel wedi'i osod ar fwrdd cylched printiedig. Mae Intel FPGA Download Cable II yn anfon data o'r PC gwesteiwr i bennawd 10-pin safonol sy'n gysylltiedig â'r FPGA. Gallwch ddefnyddio'r Intel FPGA Download Cable II ar gyfer y canlynol:
- Dadlwythwch ddata cyfluniad yn iteraidd i system yn ystod prototeipio
- Rhaglennu data i'r system yn ystod y cynhyrchiad
- Rhaglennu allwedd a ffiws Safon Uwch Amgryptio (AES).
Dyfeisiau a Systemau â Chymorth
Gallwch ddefnyddio'r Intel FPGA Download Cable II i lawrlwytho data ffurfweddu i'r dyfeisiau canlynol:
- Intel Stratix® cyfres FPGAs
- Cyfres FPGAs Intel Cyclone®
- CPLDs cyfres Intel MAX®
- FPGAs cyfres Intel Arria®
Gallwch chi berfformio rhaglennu yn y system o'r dyfeisiau canlynol:
- Dyfeisiau cyfluniad gwell EPC4, EPC8, ac EPC16
- Dyfeisiau cyfluniad cyfresol EPCS1, EPCS4, EPCS16, EPCS64, ac EPCS/Q128, EPCQ256, EPCQ-L ac EPCQ512
Mae Cable II Lawrlwytho Intel FPGA yn cefnogi systemau targed gan ddefnyddio'r canlynol:
- 5.0-V TTL, 3.3-V LVTTL/LVCMOS
- Safonau I/O pen sengl o 1.5 V i 3.3 V
Gofynion Ffynhonnell Pŵer
- 5.0 V o'r Intel FPGA Download Cable II
- Rhwng 1.5 V a 5.0 V o'r bwrdd cylched targed
Gofynion Meddalwedd a Chymorth
- Windows 7/8/10 (32-bit a 64-bit)
- Windows XP (32-bit a 64-bit)
- Windows Server 2008 R2 (64-bit)
- Llwyfannau Linux fel Red Hat Enterprise 5
Nodyn:
Defnyddiwch feddalwedd Intel Quartus® Prime fersiwn 14.0 neu ddiweddarach i ffurfweddu'ch dyfais. Mae fersiwn Intel Quartus Prime 13.1 yn cefnogi'r rhan fwyaf o alluoedd Intel FPGA Download Cable II. Os ydych chi'n defnyddio'r fersiwn hon, gosodwch y darn diweddaraf i sicrhau cydnawsedd llawn. Mae Cable II Lawrlwytho Intel FPGA hefyd yn cefnogi'r offer canlynol:
- Rhaglennydd Intel Quartus Prime (a fersiwn annibynnol)
- Dadansoddwr Rhesymeg Tap II Signal Intel Quartus (a fersiwn annibynnol)
- JTAG ac offer dadfygio a gefnogir gan y JTAG Gweinydd. Am gynample:
- Consol System
- Dadfygiwr Nios® II
- Dadfygiwr braich* DS-5
Gosod Cable II Lawrlwytho Intel FPGA ar gyfer Ffurfweddu neu Raglennu
- Datgysylltwch y cebl pŵer o'r bwrdd cylched.
- Cysylltwch y Intel FPGA Download Cable II i'r porthladd USB ar eich cyfrifiadur ac i'r porthladd cebl llwytho i lawr.
- Cysylltwch y Intel FPGA Download Cable II i'r pennawd 10-pin ar fwrdd y ddyfais.
- Ailgysylltu'r cebl pŵer i ailgymhwyso pŵer i'r bwrdd cylched.
Mae Cebl Lawrlwytho Intel FPGA II

Nodyn:
Ar gyfer dimensiynau plwg a phennawd, enwau pin, ac amodau gweithredu, gweler pennod Manylebau Cable II Lawrlwytho Intel FPGA.
Gwybodaeth Gysylltiedig
Manylebau Cable II Lawrlwytho Intel FPGA ar dudalen 8
Gosod Gyrrwr Cable II Lawrlwytho Intel FPGA ar Systemau Windows 7/8/10
Rhaid i chi gael breintiau gweinyddu system (gweinyddwr) i osod y gyrwyr cebl lawrlwytho. Mae'r gyrwyr cebl lawrlwytho wedi'u cynnwys yn y gosodiad meddalwedd Intel Quartus Prime. Cyn i chi ddechrau'r gosodiad, gwiriwch fod y gyrrwr cebl lawrlwytho wedi'i leoli yn eich cyfeiriadur: \drivers\usb-blaster-ii.
- Cysylltwch y cebl lawrlwytho i borth USB eich cyfrifiadur. Pan fydd wedi'i blygio i mewn am y tro cyntaf, mae neges yn ymddangos yn nodi na chafodd meddalwedd gyrrwr Dyfais ei osod yn llwyddiannus.
- O'r Windows Device Manager, lleolwch ddyfeisiau eraill a de-gliciwch ar y brig USB-BlasterII.

Mae angen i chi osod gyrwyr ar gyfer pob rhyngwyneb: un ar gyfer y JTAG rhyngwyneb ac un ar gyfer y rhyngwyneb Consol System. - Ar y ddewislen de-glicio, cliciwch Diweddaru Meddalwedd Gyrwyr. Mae deialog Diweddaru Meddalwedd Gyrwyr - USB BlasterII yn ymddangos. 1. Sefydlu'r Intel® FPGA Download Cable II 683719 | 2019.10.23 Anfon
- Cliciwch Pori fy nghyfrifiadur am feddalwedd gyrrwr i barhau.
- Cliciwch Pori ... a phori i leoliad y gyrrwr ar eich system: \drivers\usb-blaster-ii. Cliciwch OK.
- Cliciwch Next i osod y gyrrwr.
- Cliciwch Gosod pan ofynnir i chi a ydych am osod. Dylech nawr gael JTAG cebl yn dangos yn y Rheolwr Dyfais.

- Nawr, gosodwch y gyrrwr ar gyfer y rhyngwyneb arall. Ewch yn ôl i gam 2 ac ailadroddwch y broses ar gyfer y dyfeisiau cebl lawrlwytho eraill. Pan fyddwch wedi gorffen, byddwch wedi ychwanegu USB-Blaster II (JTAG rhyngwyneb) o dan JTAG ceblau.
Gosod Gyrrwr Cable II Lawrlwytho Intel FPGA ar Linux Systems
Ar gyfer Linux, mae'r cebl lawrlwytho yn cefnogi Red Hat Enterprise 5, 6, a 7. I gael mynediad i'r cebl, mae meddalwedd Intel Quartus Prime yn defnyddio'r gyrwyr USB Red Hat adeiledig, y USB file system (usbfs). Yn ddiofyn, gwraidd yw'r unig ddefnyddiwr y caniateir iddo ddefnyddio usbfs. Rhaid i chi gael breintiau gweinyddu system (gwraidd) i ffurfweddu gyrwyr Intel FPGA Download Cable II.
- Creu a file a enwir /etc/udev/rules.d/51-usbblaster.rules ac ychwanegwch y llinellau canlynol ato. (Y rheolau file efallai yn bodoli eisoes os ydych wedi gosod fersiwn cynharach.)
- Red Hat Enterprise 5 ac uwch Intel FPGA Download Cable II
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6010″, MODE=”0666″
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6810″, MODE=”0666″
Rhybudd: Ni ddylai fod ond tair llinell yn hon file, un yn dechrau gyda sylw a dau yn dechrau gyda BUS. Peidiwch ag ychwanegu toriadau llinell ychwanegol at y rheolau file.
- Red Hat Enterprise 5 ac uwch Intel FPGA Download Cable II
- Cwblhewch eich gosodiad trwy osod y caledwedd rhaglennu yn y meddalwedd Intel Quartus Prime. Ewch i'r adran “Sefydlu Caledwedd Cable II Lawrlwytho Intel FPGA gyda Meddalwedd Intel Quartus Prime”.
Am ragor o wybodaeth am osod gyrrwr cebl i'w lawrlwytho, cyfeiriwch at y dudalen Gwybodaeth Gyrwyr Cebl ac Addasydd.
Gwybodaeth Gysylltiedig
- Sefydlu Caledwedd Cable II Lawrlwytho Intel FPGA gyda Meddalwedd Intel Quartus Prime ar dudalen 7
- Gwybodaeth Gyrwyr Cebl ac Addasydd
Gosod Gyrrwr Cable II Lawrlwytho Intel FPGA ar Systemau Windows XP
Rhaid i chi gael breintiau gweinyddu system (gweinyddwr) i osod y gyrrwr cebl lawrlwytho. Mae'r gyrwyr cebl lawrlwytho wedi'u cynnwys yn y gosodiad meddalwedd Intel Quartus Prime. Cyn i chi ddechrau'r gosodiad, gwiriwch fod y gyrrwr cebl lawrlwytho wedi'i leoli yn eich cyfeiriadur: \drivers\usb-blasterii.
Sefydlu Caledwedd Cable II Lawrlwytho Intel FPGA gyda Meddalwedd Intel Quartus Prime
- Dechreuwch feddalwedd Intel Quartus Prime.
- O'r ddewislen Tools, cliciwch Rhaglennydd.
- Cliciwch Gosod Caledwedd.
- Cliciwch ar y tab Gosodiadau Caledwedd.
- O'r rhestr caledwedd a ddewiswyd ar hyn o bryd, dewiswch Intel FPGA Download Cable II.
- Cliciwch Cau.
- Yn y rhestr Modd, dewiswch fodd rhaglennu priodol. Mae'r tabl isod yn disgrifio pob modd.
Dulliau Rhaglennu
| Modd | Disgrifiad Modd |
| Grŵp Gweithredu Prawf ar y Cyd (JTAG) | Yn rhaglennu neu'n ffurfweddu pob dyfais a gefnogir gan feddalwedd Quartus Prime trwy JTAG rhaglennu. |
| Rhaglennu Mewn Soced | Heb ei gefnogi gan Gebl Lawrlwytho Intel FPGA II. |
| Rhaglennu Cyfresol Goddefol | Yn ffurfweddu'r holl ddyfeisiau a gefnogir gan feddalwedd Quartus Prime ac eithrio dyfeisiau cyfluniad gwell (EPC) a dyfeisiau cyfluniad cyfresol (EPCS/Q). |
| Rhaglennu Cyfresol Gweithredol | Yn rhaglennu un ddyfais EPCS1, EPCS4, EPCS16, EPCS64, EPCS/ Q128, EPCQ256, EPCQ-L ac EPCQ512. |
I gael cymorth manwl ar ddefnyddio Rhaglennydd Quartus Prime, cyfeiriwch at Ganllaw Defnyddiwr Intel Quartus Prime Pro Edition: Rhaglennydd neu Ganllaw Defnyddiwr Intel Quartus Prime Standard Edition: Rhaglennydd.
Gwybodaeth Gysylltiedig
- Canllaw Defnyddiwr Intel Quartus Prime Pro Edition: Rhaglennydd
- Canllaw Defnyddiwr Intel Quartus Prime Standard Edition: Rhaglennydd
Manylebau Cable II Lawrlwytho Intel FPGA
Cyftage Gofynion
Rhaid cysylltu pin Intel FPGA Download Cable II VCC(TRGT) â chyfrol penodoltage ar gyfer y ddyfais sy'n cael ei rhaglennu. Cysylltwch gwrthyddion tynnu i fyny â'r un cyflenwad pŵer â Chebl Lawrlwytho Intel FPGA II : VCC(TRGT).
Intel FPGA Download Cable II VCC(TRGT) Pin Cyftage Gofynion
| Teulu Dyfais | Intel FPGA Download Cable II VCC Cyftage Angenrheidiol |
| Arria GX | Fel y nodir gan VCCSEL |
| Arria II GX | Fel y nodir gan VCCPD neu VCCIO o Banc 8C |
| Arria V | Fel y nodir gan VCCPD Banc 3A |
| Intel Arria 10 | Fel y nodir gan VCCPGM neu VCCIO |
| Seiclon III | Fel y nodir gan VCCA neu VCCIO |
| Seiclon IV | Fel y nodir gan VCCIO. Banc 9 ar gyfer Seiclon IV GX a Banc 1 ar gyfer dyfeisiau Seiclon IV E. |
| Seiclon V | Fel y nodir gan VCCPD Banc 3A |
| EPC4, EPC8, EPC16 | 3.3 V |
| EPCS1, EPCS4, EPCS16, EPCS64, EPCS128 | 3.3 V |
| EPCS/Q16, EPCS/Q64, EPCS/Q128, EPCQ256, EPCQ512 | 3.3 V |
| EPCQ-L | 1.8 V |
| MAX II, MAX V | Fel y nodir gan VCCIO o Banc 1 |
| Intel MAX 10 | Fel y nodir gan VCCIO |
| Stratix II, Stratix II GX | Fel y nodir gan VCCSEL |
| Stratix III, Stratix IV | Fel y nodir gan VCCPGM neu VCCPD |
| Stratix V | Fel y nodir gan VCCPD Banc 3A |
Cysylltiad Cebl-i-Fwrdd
Mae cebl USB safonol yn cysylltu â'r porthladd USB ar y ddyfais.
Diagram Bloc Cable II Lawrlwytho Intel FPGA

Cysylltiad Plug Cable II Lawrlwytho Intel FPGA
Mae'r plwg benywaidd 10-pin yn cysylltu â phennawd gwrywaidd 10-pin ar y bwrdd cylched sy'n cynnwys y ddyfais darged.
Intel FPGA Download Cable II Dimensiynau Plygiau Benywaidd 10-Pin - Modfeddi a Milimetrau

Dimensiwn Cable II Lawrlwytho Intel FPGA - Modfeddi a Milimetrau
Enwau Arwyddion Plygiau Benywaidd 10-Pin II a Dulliau Rhaglennu
| Pin | Modd Cyfresol Actif (UG). | Modd Cyfresol Goddefol (PS). | JTAG Modd | |||
| Enw Arwydd | Disgrifiad | Enw Arwydd | Disgrifiad | Enw Arwydd | Disgrifiad | |
| 1 | DCLK | Cloc Ffurfweddu | DCLK | Cloc Ffurfweddu | TCK | Cloc Prawf |
| 2 | GND | Tir arwydd | GND | Tir arwydd | GND | Tir arwydd |
| 3 | CONF_DONE | Cyfluniad wedi'i wneud | CONF_DONE | Cyfluniad wedi'i wneud | TDO | Profi Allbwn Data |
| 4 | VCC(TRGT) | Targed cyflenwad pŵer | VCC(TRGT) | Targed cyflenwad pŵer | VCC(TRGT) | Targed cyflenwad pŵer |
| 5 | nCONFIG | Rheoli cyfluniad | nCONFIG | Rheoli cyfluniad | TMS | Modd Prawf Dewiswch Mewnbwn |
| 6 | nCE | Galluogi sglodion targed | – | – | PROC_RST | Ailosod Prosesydd |
| 7 | DATAOUT | Data cyfresol gweithredol allan | nSTATWS | Statws Ffurfweddu | – | – |
| 8 | nCS | Dewis sglodion dyfais cyfluniad cyfresol | nCS | Dewis sglodion dyfais cyfluniad cyfresol | – | – |
| 9 | ASDI | Data cyfresol gweithredol yn | DATA0 | Data cyfresol goddefol yn | TDI | Prawf Mewnbwn Data |
| 10 | GND | Tir arwydd | GND | Tir arwydd | GND | Tir arwydd |

| Symbol | Paramedr | Amodau | Minnau | Max | Uned |
| VCC(TRGT) | Targed cyflenwad cyftage | O ran y ddaear | -0.5 | 6.5 | V |
| VCC(USB) | cyflenwad USB cyftage | O ran y ddaear | -0.5 | 6.0 | V |
| parhad… | |||||
| Symbol | Paramedr | Amodau | Minnau | Max | Uned |
| II | Cyfredol mewnbwn ochr targed | pin 7 | -100.0 | 100.0 | mA |
| II(USB) | USB cyflenwad cyfredol | V-BWS | – | 200.0 | mA |
| Io | Cerrynt allbwn ochr targed | Pinnau: 1, 5, 6, 8, 9 | -50.0 | 50.0 | mA |
Intel FPGA Download Cable II Amodau Gweithredu a Argymhellir
| Symbol | Paramedr | Amodau | Minnau | Max | Uned |
| VCC(TRGT) | Targed cyflenwad cyftage, gweithrediad 5.0-V | — | 4.75 | 5.25 | V |
| Targed cyflenwad cyftage, gweithrediad 3.3-V | — | 3.0 | 3.6 | V | |
| Targed cyflenwad cyftage, gweithrediad 2.5-V | — | 2.375 | 2.625 | V | |
| Targed cyflenwad cyftage, gweithrediad 1.8-V | — | 1.71 | 1.89 | V | |
| Targed cyflenwad cyftage, gweithrediad 1.5-V | — | 1.43 | 1.57 | V |
Intel FPGA Download Cable II DC Amodau Gweithredu
| Symbol | Paramedr | Amodau | Minnau | Max | Uned |
| VIH | Mewnbwn lefel uchel cyftage | VCC(TRGT) >= 2.0 V | 0.7 x VCC(TRGT) | — | V |
| Mewnbwn lefel uchel cyftage | VCC(TRGT) < 2.0 V | 0.65 x VCC(TRGT) | — | V | |
| VIL | Mewnbwn lefel isel cyftage | VCC(TRGT) >= 2.0 V | — | 0.3 x VCC(TRG
T) |
V |
| Mewnbwn lefel isel cyftage | VCC(TRGT) >= 2.0 V | — | 0.2 x VCC(TRG
T) |
V | |
| VOH | Cyf 5.0-V allbwn lefel ucheltage | VCC(TRGT) = 4.5 V, ffOH = -32 mA | 3.8 | — | V |
| Cyf 3.3-V allbwn lefel ucheltage | VCC(TRGT) = 3.0 V, ffOH = -24 mA | 2.4 | — | V | |
| Cyf 2.5-V allbwn lefel ucheltage | VCC(TRGT) = 2.3 V, ffOH = -12 mA | 1.9 | — | V | |
| Cyf 1.8-V allbwn lefel ucheltage | VCC(TRGT) = 1.65 V, ffOH = -8 mA | 1.2 | — | V | |
| Cyf 1.5-V allbwn lefel ucheltage | VCC(TRGT) = 1.4 V, ffOH = -6 mA | 1.0 | — | V | |
| VOL | Cyfrol allbwn lefel isel 5.0-Vtage | VCC(TRGT) = 4.5 V, ffOL = 32 mA | — | 0.55 | V |
| Cyfrol allbwn lefel isel 3.3-Vtage | VCC(TRGT) = 3.0 V, ffOL = 24 mA | — | 0.55 | V | |
| Cyfrol allbwn lefel isel 2.5-Vtage | VCC(TRGT) = 2.3 V, ffOL = 12mA | — | 0.3 | V | |
| Cyfrol allbwn lefel isel 1.8-Vtage | VCC(TRGT) = 1.65 V, ffOL = 8mA | — | 0.45 | V | |
| Cyfrol allbwn lefel isel 1.5-Vtage | VCC(TRGT) = 1.4 V, ffOL = 6mA | — | 0.3 | V | |
| ICC(TRGT) | Cerrynt gweithredu (Dim Llwyth) | VCC(TRGT)=5.5 V | — | 316 | uA |
JTAG Cyfyngiadau Amseru a Tonffurfiau
Tonffurf Amseru ar gyfer JTAG Arwyddion (O Safbwynt Dyfais Darged)

JTAG Cyfyngiadau Amser ar gyfer y Dyfais Darged
| Symbol | Paramedr | Minnau | Max | Uned |
| tJCP | Cyfnod cloc TCK | 41.67 | — | ns |
| tJCH | Amser uchel cloc TCK | 20.83 | — | ns |
| tJCL | Amser isel cloc TCK | 20.83 | — | ns |
| tJPCO | JTAG cloc porthladd i JTAG Allbwn pennawd | — | 5.46 (2.5 V)
2.66 (1.5 V) |
ns |
| parhad… | ||||
| Symbol | Paramedr | Minnau | Max | Uned |
| tJPSU_TDI | JTAG amser sefydlu porthladd (TDI) | — | 24.42 | ns |
| tJPSU_TMS | JTAG amser gosod porthladd (TMS) | — | 26.43 | ns |
| tJPH | JTAG porthladd dal amser | — | 17.25 | ns |
Mae'r amseru efelychiedig yn seiliedig ar fodel amseru araf, sef amgylchedd senario gwaethaf. Ar gyfer dyfais-benodol JTAG gwybodaeth amseru, cyfeiriwch at y daflen ddata dyfais gysylltiedig.
Cyfyngiadau Amseru Cebl II Lawrlwytho Intel FPGA

- Newid yr Amlder TCK ar dudalen 14
- Dogfennaeth: Taflenni Data
Newid yr Amlder TCK
Mae gan Intel FPGA Download Cable II amledd TCK rhagosodedig o 24 MHz. Lle mae uniondeb ac amseriad y signal yn atal gweithredu ar 24 MHz, newidiwch amledd TCK y cebl lawrlwytho:
- Agorwch y rhyngwyneb llinell orchymyn gyda chyfeiriadur bin Intel Quartus Prime yn eich llwybr (ar gyfer example, C:\ \ \quartus\bin64).
- Teipiwch y gorchymyn canlynol i newid amledd TCK:
- yw'r cebl llwytho i lawr i'w haddasu.
- yw'r amledd TCK a ddymunir. Defnyddiwch un o'r cyfraddau cefnogi canlynol:
- 4 MHz
- 16 MHz
- 6 MHz
- 24/n MHz (rhwng 10 KHz a 6 MHz, lle mae n yn cynrychioli rhif gwerth cyfanrif)
- yw'r rhagddodiad uned ar gyfer yr amledd (ee M ar gyfer MHz).
TCK Amlder Auto-Addasu ar gyfer Intel FPGA Download Cable II
Mae'r TCK Frequency Auto-Adjust yn nodwedd newydd a weithredwyd yn natganiad Intel Quartus Prime 19.1 Pro ar gyfer Cable Download Intel FPGA II. Mae'r nodwedd hon yn darparu cyfleustra ac yn atal gosodiad amledd TCK anghywir a allai achosi methiant dyfais arafach yn ystod JTAG gweithrediad. Mae'r nodwedd addasu awtomatig wedi'i galluogi fel rhagosodiad. I analluogi'r nodwedd addasu awtomatig, gallwch ddefnyddio'r rhyngwyneb llinell orchymyn neu'r Rhaglennydd GUI. Mae statws y nodwedd yn cael ei ailosod i'r rhagosodiad (wedi'i alluogi) pan fydd y cebl yn cael ei ailgysylltu neu'r JTAG gweinydd yn ailgychwyn. Mae'r nodwedd addasu awtomatig bob amser yn cymhwyso'r amledd gorau a all gefnogi ar y J cyfredolTAG gadwyn yn seiliedig ar y profion BYPASS. Os gwnaethoch nodi amledd TCK, mae'r nodwedd addasu awtomatig yn stopio ar yr amledd TCK penodedig gyda'r amod bod y profion BYPASS yn pasio ar yr amledd. Fel arall, mae'r nodwedd addasu awtomatig yn parhau a bydd yn dod i ben ar amledd is y mae'r profion BYPASS yn ei basio. Mae'r nodwedd newydd hon ond yn berthnasol pan fydd Intel Quartus Prime a'r JTAG gweinydd yn fersiwn 19.1. Os ydych chi'n defnyddio Intel Quartus Prime 19.1 gyda JTAG gweinydd (cyn fersiwn 19.1), nid yw'r nodwedd addasu awtomatig ar gael.
Nodyn: Mae'r awto-addasu amledd TCK wedi'i gynllunio yn seiliedig ar y J caledTAG cadwyn sgan. Ar gyfer y rhith JTAG gadwyn sganio, efallai y bydd angen addasu'r amledd TCK ar ôl addasu'n awtomatig ymhellach gan y defnyddiwr ar gyfer J llwyddiannusTAG gweithrediad.
GUI rhaglennydd
Ychwanegir blwch ticio ym mlwch deialog “Gosod Caledwedd” y Rhaglennydd i droi'r nodwedd addasu amledd Ymlaen/Diffodd. Mae'r blwch ticio wedi'i alluogi pan fydd y nodwedd addasu amlder awtomatig ar gael . Fel arall, mae'n llwyd. Os yw'r nodwedd addasu amlder auto wedi'i galluogi, bydd gwerth amledd TCK wedi'i addasu newydd yn cael ei ddangos o dan flwch neges GUI y rhaglennydd.
GUI Rhaglennydd (Gosodiadau Caledwedd → Tab Gosodiadau Caledwedd)

Gwybodaeth Ychwanegol
- Gosodiadau Windows anghywir neu ryw broblem anhysbys gyda gyrrwr Intel FPGA Download Cable II
- Mae fersiwn JTAGmeddalwedd cysylltiedig fel Jtagconfig neu Jtagserver ddim yn cyfateb i'r fersiwn o feddalwedd Intel Quartus Prime
- Mae'r fersiwn o yrrwr Intel FPGA Download Cable II yn hen, nid yn briodol, neu'n llwgr
- Agorwch anogwr gorchymyn o Windows OS
- Gweithredwch y gorchymyn canlynol:
- Os nad yw'r fersiwn yn y neges yn cyd-fynd â'r fersiwn Intel Quartus Prime rydych chi'n ei ddefnyddio, rhaid i chi addasu'r newidynnau system defnyddiwr ar gyfer eich cyfrif Windows neu newidynnau'r system.
- Mynd i \quartus \ bin64 ar gyfer Intel Quartus Prime. Mynd i \qrhaglennwr\bin64 neu \qprogrammer\quartus\bin64 ar gyfer teclyn Rhaglennydd Intel Quartus Prime.
- Gweithredwch y gorchymyn canlynol: qreg.exe –force –jtag -setqdir
- Mae Intel yn argymell eich bod yn gwirio'r newidynnau amgylchedd gan ddefnyddio'r weithdrefn gosod â llaw a eglurir yn yr adran isod.
Gosod â Llaw
- Agor ffenestr Newidynnau Amgylchedd o Gosodiadau Windows OS Windows > Teipiwch “Amgylchedd” yn yr ardal chwilio> Dewiswch Golygu newidynnau amgylchedd y system
- Gwiriwch a oes gan y newidyn Llwybr %QUARTUS_ROOTDIR%\bin64 mewn newidynnau System neu newidynnau Defnyddiwr ar gyfer eich cyfrif. Os nad yw'n bresennol, ychwanegwch %QUARTUS_ROOTDIR%\bin64
- Gwiriwch a yw newidyn QUARTUS_ROOTDIR mewn llwybr cywir y mae ffolder bin64 yn lleoli Cyfeiriadur ar gyfer Intel Quartus Prime: \quartus Directory ar gyfer offeryn Rhaglennydd Intel Quartus Prime: < ffolder gosod Quartus Prime Programr> \ qprogrammer neu < cyfeiriadur gosod Rhaglennydd Quartus Prime> \ qprogrammer\quartus
- Os sylwch ar y newidynnau hyn yn y ddau newidyn System neu newidynnau Defnyddiwr ar gyfer eich cyfrif, mae Intel yn argymell y dylid dileu un ohonynt.
- Ailgychwynnwch eich cyfrifiadur a gwiriwch y fersiwn o jtagffurfweddu gan ddefnyddio cam 1 a 2
JtagsGosodiad erver
- Agorwch brydlon gorchymyn Windows OS
- Gweithredwch y gorchymyn canlynol: jtagconfig –serverinfo Mae'r exampMae neges allbwn wedi'i gosod JTAG gweinydd yn ' \quartus \bin64\jtagserver.exe' Rheolwr gwasanaeth yn adrodd bod gweinydd yn rhedeg llwybr adroddiadau Gweinydd: \quartus \bin64\jtagserver.exe Fersiwn adroddiadau gweinydd: Fersiwn 18.1.1 Adeiladu 646 04/11/2019 SJ Standard Edition Mae cleientiaid o bell wedi'u hanalluogi (dim cyfrinair)
- Gosodwch y newidynnau amgylchedd yn gywir gan ddilyn y camau a ddisgrifir yn y jtagffurfweddu gosodiad fersiwn yn yr adrannau uchod.
- Gweithredwch y gorchmynion canlynol
- Ailgychwyn eich cyfrifiadur
Gosod / ailosod gyrrwr Intel FPGA Download Cable II
- Cysylltwch eich Cebl Lawrlwytho Intel FPGA neu Intel FPGA Download Cable II
- Agor ffenestr Rheolwr Dyfais o Gosodiadau Windows OS Windows> Teipiwch “Rheolwr Dyfais” i'r ardal chwilio> Dewiswch Reolwr Dyfais
- Dewch o hyd i Gebl Lawrlwytho Intel FPGA II o dan JTAG ceblau neu Gebl Lawrlwytho Intel FPGA o dan reolwyr Bws Cyfresol Cyffredinol
- Dewiswch Intel FPGA Download Cable neu Intel FPGA Download Cable II
- De-gliciwch a dewiswch Uninstall device o'r ddewislen cyd-destun
- Galluogi Dileu'r meddalwedd gyrrwr ar gyfer y ddyfais hon a chliciwch ar Uninstall
- Os gwelwch Gebl Lawrlwytho Intel FPGA arall neu Intel FPGA Download Cable II, dadosodwch ef hefyd
- Ailosod y gyrwyr gan ddilyn y camau yn adran Trefn Datrys Problemau Windows ar gyfer Intel FPGA Download Cable II ar dudalen 18
Gweithdrefn Datrys Problemau ar gyfer Gwall wrth sganio caledwedd Dim Dyfeisiau
Efallai y gwelwch y gwall hwn wrth gysylltu ceblau lawrlwytho lluosog â'ch cyfrifiadur a gweithredu jtaggorchymyn ffurfweddu. Gwall wrth sganio caledwedd - Dim dyfeisiau Mae'n cymryd cyfnod penodol o amser i'ch cyfrifiadur orffen cyfrifo dyfais USB ar ôl cysylltu dyfeisiau USB. Po fwyaf o ddyfeisiau USB sydd wedi'u cysylltu, y mwyaf o amser sydd ei angen ar gyfer cyfrif dyfais USB. Digwydd y gwall uchod pan jtaggweithredir gorchymyn ffurfweddu cyn i'ch cyfrifiadur orffen y cyfrif dyfais USB i adnabod yr holl geblau lawrlwytho sydd wedi'u cysylltu. Ymddengys fod y gwall yn digwydd pan jtaggweithredir gorchymyn config yn union ar ôl i geblau lawrlwytho lluosog gael eu cysylltu
Gweithdrefn Datrys Problemau
Mae angen i chi aros am ychydig nes bod eich cyfrifiadur yn gorffen y cyfrif dyfais USB ar ôl eich Intel FPGA Download Cable II wedi'i gysylltu. Gallwch ddefnyddio Rheolwr Dyfais ar Windows neu orchymyn lsusb ar Linux i wirio a yw eich Intel FPGA Download Cable II yn cael ei gydnabod ar eich cyfrifiadur. Ar gyfer Windows: Agorwch y Rheolwr Dyfais a gwiriwch a yw Intel FPGA Download Cable II (JTAG rhyngwyneb) o dan JTAG ceblau neu Gebl Lawrlwytho Intel FPGA o dan reolwr Bws Cyfresol Cyffredinol wedi'i restru. Ar gyfer Linux: Agorwch gragen orchymyn, teipiwch lsusb, a gwiriwch a yw'r ddyfais ag ID o 09fb: 6001, 09fb: 6002, 09fb: 6003, 09fb: 6010, neu 09fb: 6810 wedi'i restru.
Datganiadau Ardystio
Cydymffurfiaeth RoHS
Mae'r tabl isod yn rhestru'r sylweddau peryglus sydd wedi'u cynnwys gyda'r Intel FPGA Download Cable II. Mae gwerth o 0 yn nodi bod crynodiad y sylwedd peryglus yn yr holl ddeunyddiau homogenaidd yn y rhannau yn is na'r trothwy perthnasol a bennir gan safon SJ/T11363-2006.
Sylweddau Peryglus a Chanolbwyntio
| Enw Rhan | Plwm (Pb) | Cadmiwm (Cd) | Cromiwm Hecsafel (Cr6+) | Mercwri (Hg) | Polybrominate d deuffenylau (PBB) | Polybrominate d Etherau deuffenyl (PBDE) |
| Cydrannau Electronig | 0 | 0 | 0 | 0 | 0 | 0 |
| Bwrdd Cylchdaith Poblog | 0 | 0 | 0 | 0 | 0 | 0 |
| Proses Gweithgynhyrchu | 0 | 0 | 0 | 0 | 0 | 0 |
| Pacio | 0 | 0 | 0 | 0 | 0 | 0 |
Ardystiad USB 2.0
Mae'r cynnyrch hwn wedi'i ardystio gan USB 2.0.
CE Rhybudd Cydymffurfiaeth EMI
Cyflenwir y cynnyrch hwn yn unol â safonau perthnasol a orchmynnir gan Gyfarwyddeb 2004/108/EC. Oherwydd natur dyfeisiau rhesymeg rhaglenadwy, mae'n bosibl i ddefnyddiwr y cynnyrch hwn ei addasu yn y fath fodd ag i gynhyrchu ymyrraeth electromagnetig (EMI) sy'n fwy na'r terfynau a sefydlwyd ar gyfer yr offer hwn. Cyfrifoldeb y defnyddiwr yn unig yw unrhyw EMI a achosir o ganlyniad i addasiadau i'r deunydd a ddanfonir. A. Gwybodaeth Ychwanegol 683719 | 2019.10.23 Intel
Hanes Adolygu
Hanes Adolygu Canllaw Defnyddiwr Cable II Lawrlwytho Intel FPGA
| Fersiwn y Ddogfen | Newidiadau |
| 2019.10.23 | Ychwanegwyd yr adrannau canlynol:
• Gweithdrefn Datrys Problemau Windows ar gyfer Cebl Lawrlwytho Intel FPGA II ar dudalen 18 • Gweithdrefn Datrys Problemau ar gyfer Gwall wrth sganio caledwedd - Dim Dyfeisiau ar dudalen 20 |
| 2019.04.01 | Ychwanegwyd pennod newydd TCK Amlder Auto-Addasu ar gyfer Intel FPGA Download Cable II |
| 2018.04.19 | Wedi'i ddiweddaru Enwau Arwyddion Plygiau Benywaidd 10-Pin a Dulliau Rhaglennu ar dudalen 10 |
Hanes Adolygu Canllaw Defnyddiwr Cable II Lawrlwytho Intel FPGA
| Dyddiad | Fersiwn | Newidiadau |
| Hydref 2016 | 2016.10.28 | Mae'r enw USB-Blaster II wedi newid i Intel FPGA Download Cable II. |
| Rhagfyr 2015 | 2015.12.11 | Adrannau wedi'u Diweddaru:
• Dyfeisiau a Systemau â Chymorth • Sefydlu'r Caledwedd USB-Blaster II gyda Meddalwedd Quartus II • Cyftage Gofynion • Enwau Arwyddion Plygiau Benywaidd 10-Pin a Dulliau Rhaglennu |
| Medi 2014 | 1.2 | • Ychwanegwyd bod y cebl lawrlwytho USB-II yn cefnogi rhaglennu allwedd a ffiws Safon Uwch Amgryptio (AES).
• Ychwanegwyd lliw magenta LED i Ffigur 1-1 sy'n cefnogi defnydd cebl lluosog. • Egluro croesgyfeiriad gan gyfeirio at J dyfais-benodolTAG gwybodaeth amseru. |
| Mehefin 2014 | 1.1 | • Ychwanegwyd tabl lliw LED at Ffigur 1-1.
• Ychwanegodd “JTAG adran Cyfyngiadau Amser a Thonffurfiau”. • Ychwanegwyd adran “Newid Amlder TCK”. |
| Ionawr 2014 | 1.0 | Rhyddhad cychwynnol. |
Dogfennau / Adnoddau
![]() |
intel FPGA Cysylltiad Plwg Lawrlwytho Cable II [pdfCanllaw Defnyddiwr FPGA Cysylltiad Plwg Cable II Lawrlwytho, Cysylltiad Plwg Cable II, Cysylltiad Plug |





